Low Latency Ethernet 10G MAC Intel® FPGA IPユーザーガイド

ID 683426
日付 8/23/2021
Public
ドキュメント目次

6.2. 速度選択信号

表 36.  速度選択信号
信号 動作モード 入力/出力 説明
speed_sel 10G、1G/10G、10M/100M/1G/10G 入力 2

この非同期信号をPHYに接続して、PHYの速度を取得します。

  • 0x0 = 10 Gbps
  • 0x1 = 1 Gbps
  • 0x2 = 100 Mbps
  • 0x3 = 10 Mbps
  • 0x4 = 2.5 Gbps
  • 0x5 = 5 Gbps

speed_sel 信号は、LL Ethernet 10G MAC Intel® FPGA IPコアのTXまたはRXクロックに同期できます。

速度を変更する前に、MAC TXおよびRXデータパスがアイドル状態でパケット送信がないことを確認してください。

ラインレートが変更された後、TXおよびRXデータパスでリセットをトリガーします。これは、これらのアクティブLowリセット信号である tx_rst_n および rx_rst_n をアサートすることによって行います。

1G/10G、1G/2.5G/10G、10M/100M/1G/2.5G/5G/10G (USXGMII)、10M/100M/1G/10G、10M/100M/1G/2.5G/10G 入力 3