インテルのみ表示可能 — GUID: bhc1395127759048
Ixiasoft
2.1. インテルFPGA IPコアの紹介
2.2. Intel® FPGA IPコアのインストールとライセンス取得
2.3. IPコアのパラメーターとオプションの指定 ( インテル® Quartus® Primeプロ・エディション)
2.4. IPコア生成の出力 (インテルQuartus Primeプロ・エディション)
2.5. インテルIPコア用に生成されるファイル (従来のパラメーター・エディター)
2.6. インテルFPGA IPコアのシミュレーション
2.7. デザイン階層と一致するSignal Tapデバッグファイルの作成
2.8. LL Ethernet 10G MAC Intel® FPGA IPコアのパラメーター設定
2.9. LL Ethernet 10G MAC Intel® FPGA IPコアのアップグレード
2.10. LL Ethernet 10G MAC Intel® FPGA IPコアのデザインの考慮事項
インテルのみ表示可能 — GUID: bhc1395127759048
Ixiasoft
4.10.4.3. UDP/IPv6を経由したPTPパケット
次の図で示しているのは、UDP/IPv6プロトコルを介して転送されるPTPパケットの構造と形式です。UDP/IPv6プロトコルでは、チェックサムの計算は必須です。PTPパケットのUDPペイロードの最後に2バイトを拡張する必要があります。MAC機能は拡張バイトを変更して、UDPチェックサムが危険にさらされないようにします。
図 35. イーサネット・フレームを経由したUDP/IPv6内におけるPTPパケット
図 36. UDP/IPv6を経由したPTPパケット形式