Low Latency Ethernet 10G MAC Intel® FPGA IPユーザーガイド

ID 683426
日付 8/23/2021
Public
ドキュメント目次

4.6.2.2. PFCフレームの送信

PFCフレームの生成は、avalon_st_tx_pfc_gen_data 信号を介してトリガーされます。それぞれのビットを設定して、プライオリティー・キューのXOFFまたはXON要求を生成します。

XOFF要求の場合、pfc_pause_quanta_n レジスターを使用して、各プライオリティー・キューの一時停止クォンタムを設定できます。プライオリティー・キューnのXOFF要求の場合、MAC TXは、Pause Quanta Enableフィールドのビットnを1に設定し、Pause Quanta nフィールドを pfc_pause_quanta_n レジスターの値に設定します。pfc_holdoff_quanta_n レジスターを使用して、プライオリティー・キューの連続するXOFF要求間のギャップをコンフィグレーションすることもできます。

XON要求の場合、MAC TXでは一時停止クォンタムを0に設定します。XON要求を生成する前に、XOFF要求を生成する必要があります。