Low Latency Ethernet 10G MAC Intel® FPGA IPユーザーガイド

ID 683426
日付 8/23/2021
Public
ドキュメント目次

6.9.4. GMII RX信号

表 49.  GMII RX信号
信号 動作モード 入力/出力 説明
gmii_rx_clk
  • 1G/10G
  • 10M/100M/1G/10G
入力 1 125 MHzのRXクロックです。
gmii_rx_d[] 入力 8 RXデータです。
gmii_rx_dv 入力 1 アサートされると、RXデータが有効であることを示します。
gmii_rx_err 入力 1 アサートされると、RXデータにエラーが含まれていることを示します。
gmii16b_rx_clk
  • 1G/2.5G
  • 1G/2.5G/10G (MGBASE-T)
  • 10M/100M/1G/2.5G
  • 10M/100M/1G/2.5G/10G (MGBASE-T)
入力 1 156.25 MHzのRXクロック (2.5G用)。62.5 MHzのRXクロック (1G用)。62.5 MHzのRXクロック (10M/100M/1G用)。
gmii16b_rx_d[] 入力 16 RXデータです。
gmii16b_rx_dv 入力 2 アサートされると、RXデータが有効であることを示します。
gmii16b_rx_err 入力 2 アサートされると、RXデータにエラーが含まれていることを示します。