Nios® Vプロセッサー・リファレンス・マニュアル

ID 683632
日付 5/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.3.9.2. アドレスマップ

Nios® V/gプロセッサー・システムのメモリーおよびペリフェラルのアドレスマップはデザインに依存します。次のアドレスは、プロセッサーの一部です。
  1. リセットアドレス
  2. デバッグ例外アドレス
  3. ペリフェラル領域ベースアドレス
  4. 例外アドレス
  5. タイマーおよびソフトウェア割り込みアドレス

リセットアドレス、デバッグ例外アドレス、およびペリフェラル領域ベースアドレスの指定は、プラットフォーム・デザイナーで、システム・コンフィグレーション中に実行できます。mvtec レジスターに格納されている例外アドレスを変更できます。mvtimemtimecmp レジスターによってタイマー割り込みを制御します。msip レジスタービットによってソフトウェア割り込みを制御します。