Nios® Vプロセッサー・リファレンス・マニュアル

ID 683632
日付 5/26/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.7.2. Address Map

The address map for memories and peripherals in a Nios® V/m processor system is design dependent. The following addresses are part of the processor:
  1. Reset Address
  2. Debug Exception Address
  3. Exception Address
  4. Timer and Software Interrupt Address

You can specify the Reset Address and Debug Exception Address in プラットフォーム・デザイナー during system configuration. You can modify the Exception Address stored in the mvtec register. mvtime and mtimecmp register controls the timer interrupt. The msip register bit controls the software interrupt.