Intel® MAX® 10 Analog to Digital Converter User Guide

ID 683596
日付 7/06/2017
Public
ドキュメント目次

2.1.8. ADC シーケンサー

アルテラモジュラーADC およびアルテラモジュラー・デュアルADC IP コアによりシーケンサーを実装します。アルテラモジュラーADC またはアルテラモジュラー・デュアルADC のパラメーター・エディターを使用して、ADC チャネルの取得シーケンスを定義し、HDL コードを生成します。

シーケンサーは、最大64 のADC 測定スロットのシーケンスをサポートすることができます。アルテラモジュラーADC またはアルテラモジュラー・デュアルADC IP コアを設定する際に、各シーケンサー・スロットでサンプリングするためのチャネルを、TSD チャネルも含めて選択することができます。ランタイム中にチャネルシーケンスを変更することはできませんが、 Nios® II HAL ドライバー API を使用してシーケンサー変換モードを設定することができます。

最大64 までのスロットを指定し、各スロットにチャネルを割り当てることができます。必要に応じて、同じチャネル番号を複数回繰り返すことができます。