5.4.1. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のコマンド・インターフェイス
5.4.2. アルテラモジュラーADC とアルテラモジュラー・デュアルADC の応答インターフェイス
5.4.3. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のしきい値インターフェイス
5.4.4. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のCSRインターフェイス
5.4.5. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のIRQ インターフェイス
5.4.6. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・クロック・インターフェイス
5.4.7. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・リセット・インターフェイス
5.4.8. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL クロック・インターフェイス
5.4.9. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL ロック・インターフェイス
2.2.1.4. コンフィグレーション4 :ADC コントロール・コアのみを使用
このコンフィグレーション・タイプでは、アルテラモジュラーADC はADC コントロール・コアのみを生成します。 アプリケーションに特化したシーケンサーをデザインし、ADC サンプルを独自の方法で取り扱うための最大限の柔軟性が得られます。
図 15. ADC コントロール・コアのみ使用(アルテラモジュラーADC IP コア)
図 16. ADC コントロール・コアのみ使用(アルテラモジュラー・デュアルADC IP コア)