5.4.1. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のコマンド・インターフェイス
5.4.2. アルテラモジュラーADC とアルテラモジュラー・デュアルADC の応答インターフェイス
5.4.3. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のしきい値インターフェイス
5.4.4. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のCSRインターフェイス
5.4.5. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のIRQ インターフェイス
5.4.6. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・クロック・インターフェイス
5.4.7. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・リセット・インターフェイス
5.4.8. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL クロック・インターフェイス
5.4.9. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL ロック・インターフェイス
2.1.9. ADC タイミング
図 8. MAX® 10 ADC のタイミング図
- この図は、アルテラモジュラーADC コントロール・コアのコマンドおよび応答インターフェイスのタイミング・ダイアグラムを示す
- タイミング・ダイアグラムは、最初の有効な応答データのレイテンシ、ならびに最初のコマンドリクエストの最初の確認応答から連続的な応答データまでの間のレイテンシを示す
このタイミング図で示される例では、
- 変換シーケンスはチャネル16 →チャネル1 →チャネル2
- チャネル16 への応答データは8
- チャネル1 への応答データは1