5.4.1. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のコマンド・インターフェイス
5.4.2. アルテラモジュラーADC とアルテラモジュラー・デュアルADC の応答インターフェイス
5.4.3. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のしきい値インターフェイス
5.4.4. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のCSRインターフェイス
5.4.5. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のIRQ インターフェイス
5.4.6. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・クロック・インターフェイス
5.4.7. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のペリフェラル・リセット・インターフェイス
5.4.8. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL クロック・インターフェイス
5.4.9. アルテラモジュラーADC とアルテラモジュラー・デュアルADC のADC PLL ロック・インターフェイス
2.2.1.1. コンフィグレーション1:標準のシーケンサーとAvalon-MM サンプルストレージを使用
このコンフィグレーション・タイプでは、標準のシーケンサー・マイクロ・コアと、ADC サンプルを格納するための内部オンチップRAM を使用します。 このコンフィグレーションは、標準的なシステム・モニタリング・アプリケーション向けに役立ちます。
システム・モニタリング・アプリケーションでは、ADC はサンプルのブロックからデータを取り込み、オンチップRAM に格納します。ホストプロセッサはデータを、ADC データサンプルの次のブロックの要求をトリガする前に取り出します。割り込み動作をしているホストプロセッサの速度が、各ブロックサンプルの要求の間隔を決定します。
図 9. 標準のシーケンサーとAvalon-MM サンプルストレージの使用(アルテラモジュラーADC IP コア)
図 10. 標準のシーケンサーとAvalon-MM サンプルストレージの使用(アルテラモジュラー・デュアルADC IP コア)