インテル® MAX® 10 FPGAコンフィグレーション・ユーザーガイド

ID 683865
日付 1/07/2019
Public
ドキュメント目次

6.1. Unique Chip ID インテル® FPGA IPコアのポート

表 36.  Unique Chip ID インテル® FPGA IPコアのポート
ポート 入力/出力 幅 (ビット) 説明
clkin 入力 1
  • Unique Chip IDブロックにクロック信号を供給します。サポートされる最大周波数は100 MHzです。
  • クロック信号を供給すると、IPコアがUnique Chip IDの値を読み出して、その値をchip_id出力ポートに送信します。
reset 入力 1
  • reset信号を少なくとも1クロックサイクル以上Highにアサートすると、IPコアがリセットされます。
  • chip_id[63:0]出力ポートは、デバイスをリコンフィグレーションするか、IPコアをリセットするまでUnique Chip IDの値を保持します。
data_valid 出力 1
  • Unique Chip IDが取得の準備が整っていることを示します。この信号がLowの場合、IPコアは初期状態であるか、またはヒューズIDからデータをロード中です。
  • IPコアがこの信号をアサートした後であれば、データはchip_id[63..0]出力ポートで取得するにあたっての準備が整っています。
chip_id 出力 64
  • 対応するヒューズIDの位置に応じたUnique Chip IDを示します。データはIPコアがdata_valid信号をアサートした後にのみ有効です。
  • 起動時の値は、0にリセットされます。