インテル® MAX® 10 FPGAコンフィグレーション・ユーザーガイド

ID 683865
日付 1/07/2019
Public
ドキュメント目次

2.1.1.1. JTAGピン

表 2.  JTAGピン
ピン 機能 説明
TDI 以下に用いるシリアル入力ピン
  • 命令
  • バウンダリー・スキャン・テスト (BST) データ
  • プログラミング・データ
  • TDITCKの立ち上がりエッジでサンプリングされます
  • TDIピンは内部ウィークプルアップ抵抗を備えています
TDO 以下に用いるシリアル出力ピン
  • 命令
  • バウンダリー・スキャン・テスト・データ
  • プログラミング・データ
  • TDOTCKの立ち下がりエッジでサンプリングされます
  • このピンは、データがデバイスからシフトアウトされない場合、トライステートになります
TMS TAPコントローラー・ステート・マシンの遷移を決定するコントロール信号を提供する入力ピンです
  • TMSTCKの立ち上がりエッジでサンプリングされます
  • TMSピンは内部ウィークプルアップ抵抗を備えています
TCK BST回路へのクロック入力

すべてのJTAGピンは、VCCIO 1Bによって駆動されます。JTAGモードでは、I/OピンはLVTTLあるいはLVCMOSの3.3 Vから1.5 Vの規格をサポートします。