インテルのみ表示可能 — GUID: fbq1535492718528
Ixiasoft
1. インテル® Stratix® 10コンフィグレーション・ユーザーガイド
2. インテル® Stratix® 10のコンフィグレーションについての詳細
3. インテル® Stratix® 10のコンフィグレーション・スキーム
4. デザインでのリセット・リリース・インテルFPGA IPの使用
5. リモート・システム・アップデート (RSU)
6. インテル® Stratix® 10のコンフィグレーション機能
7. インテル® Stratix® 10のデバッグガイド
8. インテル® Stratix® 10コンフィグレーション・ユーザーガイド・アーカイブ
9. インテル® Stratix® 10コンフィグレーション・ユーザーガイド改訂履歴
3.1.1. Avalon® -STコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.1.2. Avalon-STデバイス・コンフィグレーションの有効化
3.1.3. AVST_READY信号
3.1.4. RBFコンフィグレーション・ファイルの形式
3.1.5. Avalon-STシングルデバイス・コンフィグレーション
3.1.6. Avalon® -STコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.1.7. Avalon-ST x8におけるQSFの割り当て
3.1.8. Avalon-ST x16におけるQSFの割り当て
3.1.9. Avalon-ST x32におけるQSFの割り当て
3.1.10. Avalon® -STコンフィグレーション・スキームで使用するIP: インテルFPGAパラレル・フラッシュ・ローダー II IPコア
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングルデバイスのコンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーションのタイミング・パラメーター
3.2.5. 外部AS_DATAピンで許容される最大スキュー遅延に関するガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームに向けたデバッグ・ガイドライン
3.2.12. ASにおけるQSFの割り当て
インテルのみ表示可能 — GUID: fbq1535492718528
Ixiasoft
7.9. コンフィグレーション・ピンの動作の理解およびトラブルシューティング
コンフィグレーションが成功しない場合、通常は以下のいずれかの理由が考えられます。
- ホストがタイムアウトしている
- コンフィグレーション・データ・エラーが発生している
- 外部イベントがコンフィグレーションを中断している
- 内部エラーが発生している
以下は、コンフィグレーションが失敗する原因となる非常に一般的な理由です。
-
OSC_CLK_1周波数を確認してください。この周波数は、 インテル® Quartus® Prime開発ソフトウェアで指定した周波数およびボードのクロックソースと一致する必要があります。
- トランシーバー、 PCIe* 、またはHBM2を使用しているデザインの場合、フリーランニングのリファレンス・クロックが存在することを確認します。このリファレンス・クロックは、デバイスがユーザーモードに入るまで使用できる状態になければなりません。
- HPSおよび外部メモリー・インターフェイス (EMIF) を使用するデザインの場合、EMIFクロックが存在することを確認してください。
- SmartVID (-Vデバイス) を使用するデザインの場合、この機能がセットアップされており、正常に動作していることを確認してください。電圧レギュレーターがSmartVIDをサポートしていることを確認してください。
以下は、いずれのコンフィグレーション・モードにも適用されるデバッグについてのヒントです。
- OSC_CLK_1に関する問題を除外するには、 インテル® Quartus® PrimeでInternal Oscillatorオプションを選択します。
- IPを含まないシンプルなデザインで インテル® Stratix® 10デバイスをコンフィグレーションしてください。JTAG以外の方法でシンプルなデザインがコンフィグレーションできない場合、MSELピンをJTAGに設定し、JTAGでのコンフィグレーションを試みます。
以下の項では、コンフィグレーション・ピンの予期される動作について説明します。さらにこれらの項では、コンフィグレーション・エラーのデバッグに役立つヒントをいくつか提供します。特定のコンフィグレーション・スキームのデバッグについてのヒントは、各コンフィグレーション・スキームの個別のセクションを参照してください。