インテルのみ表示可能 — GUID: sam1412835828295
Ixiasoft
3.1. ガイドライン : VREFソースとVREFピン
3.2. ガイドライン : 3.0 Vインターフェイスでのデバイスの絶対最大定格の観察
3.3. ガイドライン:電圧リファレンス形式および非電圧リファレンス形式のI/O規格
3.4. ガイドライン : パワーシーケンス中に I/O ピンをドライブしない
3.5. ガイドライン : 最大 DC 電流制限
3.6. ガイドライン: 3つのVI/Oバンクすべてに1つの電圧のみを使用
3.7. ガイドライン: インテル® Stratix® 10 TX 400のI/O規格の制限
3.8. ガイドライン: Intel® Stratix® 10 GX 400そしてSX 400のI/O規格の制限
インテルのみ表示可能 — GUID: sam1412835828295
Ixiasoft
4.6.1. ALTDDIO_IN、ALTDDIO_OUT、ALTDDIO_BIDIR、およびALTIOBUF IPコアの移行
ALTDDIO_IN、ALTDDIO_OUT、ALTDDIO_BIDIR、およびALTIOBUFへのIPコアGPIO インテル® FPGA IP IP コアPコアを移行するには、次の手順に従います。
- IPパラメーター・エディターのALTDDIO_IN、ALTDDIO_OUT、ALTDDIO_BIDIR、またはALTIOBUF IPコアを開きます。
- Currently selected device family リストからStratix 10 を選択します。
- Finishをクリックして、GPIO IP Parameter Editorを開きます。
IP Parameter Editorは、ALTDDIO_IN、ALTDDIO_OUT、ALTDDIO_BIDIR、またはALTIOBUFコア設定と同様のIPコア設定を構成します。
- 2 つのIP コア間で互換性のない設定がある場合は、new supported settings を選択します。
- Finish をクリックしてIP コアを再生成します。
- 新しく生成されたIP とRTLで古いIP コアのインスタンスを置き換えます。
注: GPIO IPコアポート名は、ALTDDIO_IN、ALTDDIO_OUT、ALTDDIO_BIDIR、またはALTIOBUF IPコアポート名と一致しない場合があります。したがって、インスタンス化でIPコア名を変更するだけでは不十分な場合があります。