MAX 10 FPGAデバイスのアーキテクチャ

ID 683105
日付 2/21/2017
Public
ドキュメント目次

1.8.1. ADC ブロックの位置

ADC ブロックは、 MAX® 10 デバイス外周部の左上の角に配置されています。
図 25.  MAX® 10 04 と08 デバイスでのADC ブロックの位置


図 26.  MAX® 10 16 デバイスでのADC ブロックの位置


図 27.  MAX® 10 25、40 と50 デバイスでのADC ブロックの位置これらのデバイスのE144 パッケージが備えるADC ブロックは1 つのみです。