マルチ・チャネル DMA PCI Express* 用インテル FPGA IP ユーザー・ガイド

ID 683821
日付 10/06/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.4.6. ユーザーMSIインターフェイス

User logic requests DMA engine to send an event interrupt for a queue associated with a PF/VF.

表 42.  ユーザーMSIインターフェイス

Interface Clock Domain for H-Tile: coreclkout_hip

Interface Clock Domain for P-Tile, F-Tile and R-Tile: app_clk

信号名 I/O Description
usr_event_msix_valid_i

Input

The valid signal qualifies valid data on any cycle with data transfer.

usr_event_msix_ready_o

Output

On interfaces supporting backpressure, the sink asserts ready to mark the cycles where transfers may take place.

12.5~15/0 Input

{rsvd[3:0],msix_queue_dir,msix_queue_num_i[10:0]}

注: msix_queue_dir Queue direction. D2H = 0, H2D =1