マルチ・チャネル DMA PCI Express* 用インテル FPGA IP ユーザー・ガイド

ID 683821
日付 10/06/2023
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

5.2. サンプルデザイン

表 68.  サンプルデザイン

パラメーター

説明

Currently Selected Example Design

PIO using MQDMA Bypass mode

AVMM DMA

Device-side Packet Loopback

Packet Generate/Check

プルダウン リストから利用可能なサンプル デザインを選択します。 ユーザー・モードおよび Avalon-ST/Avalon-MM インターフェース・タイプの設定により、使用可能なサンプル・デザインが決まります。

Simulation On/Off Onの場合、生成される出力にはシミュレーション モデルが含まれます。
Select simulation Root Complex BFM

Intel FPGA BFM

サードパーティー合成ツール

シミュレーションに適切な BFM を選択します。

Intel FPGA BFM: デフォルト。 このバス機能モデル (BFM) は、x8 にダウントレーニングすることで x16 構成をサポートします。

Third-party BFM: サードパーティの BFM を使用して 16 レーンすべてをシミュレートする場合は、これを選択します。

Synthesis On/Off Onの場合、生成された出力には合成モデルが含まれます。
Generated HDL Components

VerilogVHDL

現在のリリースでは Verilog HDL のみが使用可能です。

Target Development Kit

None

インテル® Stratix® 10 Hタイル・シグナル・インテグリティー開発キット

インテル® Stratix® 10 Hタイル・シグナル・インテグリティー開発キット

適切な開発ボードを選択します。

いずれかの開発ボードを選択すると、システム生成により、選択したデバイスがその開発ボード上のデバイスで上書きされます。
注: [なし] を選択すると、システム生成ではピン割り当てが行われません。 割り当ては .qsf ファイル内で行う必要があります。
注: サンプル デザインの詳細については、『Multi Channel DMA Intel FPGA IP for PCI Express Design Example User Guide』を参照してください。