インテル® Arria® 10 GX、GT、およびSXデバイスファミリー・ピン接続ガイドライン

ID 683814
日付 12/23/2020
Public
ドキュメント目次

HPS供給ピン

注: インテル® では、 インテル® Quartus® Primeデザインを作成し、デバイスのI/O割り当てを入力し、デザインをコンパイルすることを推奨しています。 インテル® Quartus® Prime開発ソフトウェアは、I/O割り当ておよび配置ルールに従ってピン接続をチェックします。このルールは、デバイス集積度、パッケージ、I/O割り当て、電圧割り当て、および本章に記載されていないその他の要因によって異なります。
表 11.  HPS供給ピン
HPSピン名 ピンの機能 ピンの説明 接続ガイドライン
VCCL_HPS 電源 VCCL_HPS はHPSコアに電力を供給します。

すべてのVCCL_HPS ピンを0.9Vまたは0.95Vの低ノイズ・スイッチング・レギュレーターに接続します。さまざまな動作温度およびスピードグレードの電圧要件の詳細については、 インテル® Arria® 10デバイス・データシート インテル® Arria® 10デバイス用のデバイスのスピードグレード全体での最大HPSクロック周波数を参照してください。

インテル® Arria® 10 Early Power Estimator (EPE) を使用して、VCCL_HPS や他の電源の電流要件を決定します。これらのピンのデカップリングは、特定のボードのデザイン・デカップリング要件により異なります。注2、3、4、および6を参照してください。

VCCIO_HPS 電源 HPS専用I/Oは、1.8Vから3.0Vまでの異なる電圧レベルをサポートできます。サポートされているI/O規格はLVTTL/LVCMOS (3.0、2.5、1.8) です。

これらのピンは、指定したバンクで必要とされるI/O規格に応じて、1.8V、2.5V、または3.0Vの電源に接続します。これらのピンの電圧要件が VCCIO および VCCPGM と同じ場合は、オプションで VCCIO_HPS ピンの供給は、VCCIO および VCCPGM と同じレギュレーターから行うこともできます。

これらのピンのデカップリングは、特定のボードのデザインのデカップリング要件に依存します。注2、3、4、および8を参照してください。

VCCPLL_HPS 電源 VCCPLL_HPS はHPSコアPLLにアナログ電力を供給します。

これらのピンは、適切なアイソレーション・フィルターを介して、1.8Vの低ノイズ・スイッチング電源に接続します。すべての電源レールに1.8Vが必要な場合、VCCPLL_HPSVCCPT は同じレギュレーターを共有できますが、これには適切なアイソレーション・フィルターが必要です。

これらのピンに対するデカップリングは、それぞれのボードのデザインにおけるデカップリング要件に依存します。注2、3、4、および7を参照してください。

VCCIOREF_HPS 電源 I/Oプリドライバー用HPS電源です。

VCCIOREF_HPS ピンには1.8Vが必要です。このピンの電圧要件が VCCIO_HPS と同じ場合、オプションで同じレギュレーターに接続することもできます。このピンの電圧要件が VCCPT と同じ場合、オプションで同じレギュレーターに接続することもできます。

このピンのデカップリングは、特定のボードのデザインのデカップリング要件に依存します。注2、3、4、および8を参照してください。