Intel Agilex® 7デバイスのプロトコル経由コンフィグレーション (CvP) 実装ユーザーガイド

ID 683763
日付 7/07/2023
Public
ドキュメント目次

6.2.6. PCIe* リンクを介した更新リビジョンからのコアRBFファイルのプログラミング

CvPアップデートを開始する前に、ドライバーが完全にインストールされていること、および任意のコンフィグレーション・スキームを通じてベース・リビジョン・イメージを使用してFPGAをプログラムしたことを確認してください。

.core.rbf をプログラムするには、次の手順に従います。

  1. ターミナルウィンドウで次のコマンドを入力して、アクティブな PCIe* リンクがあることを確認します。
    lspci -vvv -d1172:
  2. PCIe* リンクを介した更新リビジョンから .core.rbf ファイルをプログラムするには、次の手順に従います。
    1. .core.rbf ファイルを /lib/firmware ディレクトリーにコピーします。
    2. /lib/firmware ディレクトリーで次のコマンドを実行し、FPGAマネージャーを使用してコアイメージをコンフィグレーションします。
      • su を実行して、ルートアクセスを取得します。
      • 次を実行します。
      • echo <filename>.core.rbf > /sys/kernel/debug/fpga_manager/fpga0/firmware_name
  3. コアイメージが Intel Agilex® 7 FPGA PCIe* カードで実行されていることが確認できます。または、dmesg を使用してカーネルメッセージを出力し、CvPが正常に完了したことを確認します。