インテル® Quartus® Primeプロ・エディション・ユーザーガイド: 消費電力の解析と最適化

ID 683174
日付 4/01/2019
Public
ドキュメント目次

2.5.8. ロジックでのクロックイネーブル

消費電力を削減するための別の手法は、ロジックがクロックを必要としないときにクロックをゲーティングすることです。クロック・ゲーティング・ロジックを構築することはできますが、この方法は、ALMまたはLEを使用しているFPGAにおいてクロックのグリッチを生成する可能性があります。