インテルのみ表示可能 — GUID: meo1522338819457
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. 使用アプリケーション向けオペレーティング・システムの選択
9.8. Linux*用のソフトウェア開発プラットフォームのアセンブル
9.9. パートナーOSまたはRTOS用のソフトウェア開発プラットフォームのアセンブル
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストおよび検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: meo1522338819457
Ixiasoft
9.11.4. HPSブートオプションの選択
コンフィグレーションとブートのモードの選択は、 インテル® Quartus® Primeプロ・エディションで、「FPGA Interfaces」タブの「HPS Boot Source」サブウィンドウで行います。
- FPGA Configuration First: SDMでは、FPGAコアおよびすべてのペリフェラルI/Oをコンフィグレーションしてから、FSBLをHPSオンチップRAMにロードし、HPSをリセットからリリースします。初期コンフィグレーション中にエラーが発生した場合、HPSはリセットからリリースされません。
- HPS First: SDMでは、HPS SDRAMに必要なI/Oのみをコンフィグレーションしてから、FSBLをHPSオンチップRAMにロードします。その上で、HPSをリセットからリリースします。FPGAコア、およびその他の未使用のI/Oは、コンフィグレーションされません。HPSによって、FPGAの残りの部分がコンフィグレーションされます。