AN 886: インテル® Agilex™ デバイスのデザイン・ガイドライン

ID 683634
日付 1/07/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

9.11.2. コンフィグレーション・フラッシュ

次のQSPIデバイスは、 インテル® Agilex™ SoCコンフィグレーション向けに検証されています。

表 110.  QSPIデバイス
ベンダー 部品番号 容量
Micron* MT25QU128 128MB
Micron* MT25QU256 256MB
Micron* MT25QU512 512MB
Micron* MT25QU01G 1GB
Micron* MT25QU02G 2GB
Macronix* MX25U128 128MB
Macronix* MX25U256 256MB
Macronix* MX25U512 512MB
Macronix* MX66U512 512MB
Macronix* MX66U1G 1GB
Macronix* MX66U2G 2GB

ガイドライン: FPGAをフラッシュからコンフィグレーションする場合は、互換性のあるQSPIデバイスを選択してください。

ガイドライン: デザインに合ったQSPIデバイスを選択してください。大きめのデバイスを使用すると、デザインのビットストリーム・サイズを大きくすることができます。

ガイドライン: シリアルフラッシュまたはクアッドSPIフラッシュのリセットピンを AS_nRST ピンに接続します。

SDMはQSPIリセットを完全に制御する必要があります。クワッドSPIリセットピンは、外部ホストに接続しないでください。