インテルのみ表示可能 — GUID: eni1558636171171
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. 使用アプリケーション向けオペレーティング・システムの選択
9.8. Linux*用のソフトウェア開発プラットフォームのアセンブル
9.9. パートナーOSまたはRTOS用のソフトウェア開発プラットフォームのアセンブル
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストおよび検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: eni1558636171171
Ixiasoft
5.2.1. クロッキングおよびリセットデザインに関する考慮事項
インテル® Agilex™ コンフィグレーション・ユーザーガイド に詳細が記載されているコンフィグレーション・クロッキングのガイドラインに従って、正しく動作させるようにしてください。クロック周波数、デバイスサイズ、およびデザインの複雑度が増加し続けているため、綿密なリセット方法によって、リセットからのリリースにおけるわずかな違いによる影響の可能性を考慮することが必要になっています。このリセット方法では、すべてのレジスターおよびコアロジックがユーザーモードになるまで、デバイスをリセットに保つ必要があります。 インテル® では、nINIT_DONE を使用することを強くお勧めします。リセットリリース インテル® Agilex™ FPGA IPは、リセット回路への初期入力の1つです。詳しくは、AN 891: Using the Reset Release FPGA IP を参照してください。