インテルのみ表示可能 — GUID: zhf1557328336796
Ixiasoft
9.1. 概要
9.2. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
9.3. ソフトウェア要件の定義
9.4. ソフトウェア・アーキテクチャーの定義
9.5. ソフトウェア・ツールの選択
9.6. ブートローダー・ソフトウェアの選択
9.7. 使用アプリケーション向けオペレーティング・システムの選択
9.8. Linux*用のソフトウェア開発プラットフォームのアセンブル
9.9. パートナーOSまたはRTOS用のソフトウェア開発プラットフォームのアセンブル
9.10. ドライバーに関する考慮事項
9.11. ブートとコンフィグレーションに関する考慮事項
9.12. システムリセットに関する考慮事項
9.13. フラッシュに関する考慮事項
9.14. アプリケーションの開発
9.15. テストおよび検証
9.16. エンベデッド・ソフトウェアのデザイン・ガイドラインの改訂履歴
インテルのみ表示可能 — GUID: zhf1557328336796
Ixiasoft
5.1.8.4. ブリッジのコンフィグレーションおよび使用方法に関する情報
SSBLでは、デフォルトですべてのブリッジのリセットの解除のみを行います。ブリッジを自動的にコンフィグレーションしたりイネーブルしたりすることはありません。すべてのブリッジのコンフィグレーションおよびイネーブルは、デザインに従って行ってください。これを実現するには、SSBLによって実行する 「u-boot.scr」 スクリプトファイルを作成します。ここでは、SSBLによって、ブリッジのコンフィグレーションに必要なレジスターが変更されます。この時点でブリッジは、コンフィグレーションされてイネーブルになります。SSBLによるブリッジの変更は、その後のFPGAコンフィグレーション中もできません。
詳しくは、RocketBoards.org にあるCreating the U-boot Scriptの例を参照してください。