インテル® Agilex™ ハード・プロセッサー・システム・コンポーネント・リファレンス・マニュアル

ID 683581
日付 8/05/2021
Public
ドキュメント目次

2.3.2.3. HPS Peripheral Clocks – Desired Frequencies

このセクションで指定したクロック周波数は、プラットフォーム・デザイナーによって生成されたSynopsys* Design Constraints File (.sdc) でレポートされます。.sdc ファイルは、システムの生成時に、システムの .qip ファイルで参照されます。グレー表示されたボックスでは、さまざまなクロックの周波数が示されます。変更するには、L3ソースクロック周波数を変更するか、それぞれのクロック分周器を変更します。
注: この機能のGUIインターフェイスは、 インテル® Quartus® Primeプロ・エディションのバージョン19.3で変更される予定です。