インテル® Agilex™ ハード・プロセッサー・システム・コンポーネント・リファレンス・マニュアル

ID 683581
日付 8/05/2021
Public
ドキュメント目次

2.3.2.4. Clock Sources

このセクションのドロップダウンでは、HPSクロック・マネージャーのマルチプレクサを制御し、対応するPLLまたはクロックのソースを選択します。一部のドロップダウンは、対応するペリフェラルがイネーブルされた場合にのみイネーブルされます。FPGA to HPS Free clockは、Input Clocksタブでイネーブルされると、ドロップダウンのオプションとして使用できます。
注: FPGA to HPS free clockを hps_osc_clk ピンへの入力として使用する場合、Main PLL reference clock sourcePeripheral PLL reference clock sourceでそのオプションを選択してください。

オプションで、選択したクロックソースをオーバーライドすることもできます。これには、Override selected clock sourcesオプションをイネーブルします。