FタイルJESD204C インテル® FPGA IPデザイン例のユーザー ガイド

ID 691269
日付 9/27/2022
Public
ドキュメント目次

3.1.4. IOPLL

IOPLL は、生成に必要なクロックを生成します。 frame_clklink_clk. PLL への基準クロックは設定可能ですが、データレート/係数 33 に制限されます。
  • 24.33024 Gbps のデータレートをサポートするデザイン例の場合、 frame_clklink_clk は 368.64 MHz です。
  • 32 Gbps のデータレートをサポートするデザイン例の場合、クロック レートは frame_clklink_clk 484.848 MHz です。