AN 114:インテル® プログラマブル・デバイス・パッケージのボード・デザイン・ガイドライン

ID 683481
日付 10/09/2018
Public
ドキュメント目次

1.3.4.3. 0.5 mm 383ピンMBGA用3レイヤーのPCB配線方法例

次の図は、Cyclone V GXおよびCyclone V E 0.5 mm 383ピンMBGAパッケージ用3レイヤーのPCB配線方法例です。
図 23. 0.5 mm 383ピンMBGA (Cyclone V GX) 用3レイヤーのPCB配線方法例
図 24. 0.5 mm 383ピンMBGA (Cyclone V E) 用3レイヤーのPCB配線方法例