AN 114:インテル® プログラマブル・デバイス・パッケージのボード・デザイン・ガイドライン

ID 683481
日付 10/09/2018
Public
ドキュメント目次

1.3.4.9. 0.5 mm 68ピンMBGA用2レイヤーのPCB配線方法例

2007年には、68ピンおよび144ピンMBGAパッケージがMAX IIZデバイスファミリーに導入されました。68ピンMBGAパッケージ用配線レイアウト方法例を次の図に示します。68ピンパッケージの配線は2レイヤーです。

図 31. 0.5 mm 68ピンMBGA (個別VCCNバンク) 用2レイヤーのPCB配線方法例
図 32. 0.5 mm 68ピンMBGA (共通VCCNバンク) 用2レイヤーのPCB配線方法例