AN 114:インテル® プログラマブル・デバイス・パッケージのボード・デザイン・ガイドライン

ID 683481
日付 10/09/2018
Public
ドキュメント目次

1.3.4.4. 0.5 mm 301ピンMBGA用2レイヤーのPCB配線方法例

次の図は、Cyclone V 0.5 mm 301ピンMBGAパッケージ用2レイヤーのPCB配線方法例です。

図 25. 0.5 mm 301ピンMBGA用2レイヤーのPCB配線方法例