インテル® Cyclone® 10 LP デバイス・データシート

ID 683251
日付 5/08/2017
Public
ドキュメント目次

コンフィグレーションおよびJTAG 仕様

表 24.   Cyclone® 10 LP デバイスのパッシブ・コンフィグレーション・モード仕様
プログラミング・モード VCCINT 電圧レベル(V) DCLK fMAX 単位
パッシブシリアル (PS) 1.0 39 66 MHz
1.2 133 MHz
FPP(高速パッシブパラレル)40 1.0 39 66 MHz
1.2 41 100 MHz
表 25.   Cyclone® 10 LP デバイスのアクティブ・コンフィグレーション・モード仕様
プログラミング・モード DCLK レンジ 標準DCLK 単位
アクティブシリアル (AS) 20~40 33 MHz
表 26.   Cyclone® 10 LP デバイスのJTAG タイミング・パラメーター
シンボル パラメーター Min Max 単位
tJCP TCK クロックの周期 40 ns
tJCH TCK クロックのHigh 時間 19 ns
tJCL TCK クロックのLow 時間 19 ns
tJPSU_TDI TDI のJTAG ポート・セットアップ時間 1 ns
tJPSU_TMS TMS のJTAG ポート・セットアップ時間 3 ns
tJPH JTAG ポートのホールド時間 10 ns
tJPCO JTAG ポートのClock-to-Output 42 15 ns
tJPZX JTAG ポートの高インピーダンスから有効出力まで 42 15 ns
tJPXZ JTAG ポートの有効出力から高インピーダンスまで 42 15 ns
tJSSU キャプチャー・レジスターのセットアップ時間 5 ns
tJSH キャプチャー・レジスターのホールド時間 10 ns
tJSCO アップデート・レジスターのClock-to-Output 25 ns
tJSZX アップデート・レジスターの高インピーダンスから有効出力まで 25 ns
tJSXZ アップデート・レジスターの有効出力から高インピーダンスまで 25 ns
39 VCCINT = 1.0 V は、 Cyclone® 10 LP 1.0 V コア電圧デバイスでのみサポートされています。
40 FPP コンフィグレーション・モードは、すべての Cyclone® 10 LP デバイス(E144 パッケージデバイスを除く)をサポートします。
41 Cyclone® 10 LP 1.2 V コア電圧デバイスは、10CL006、10CL010、10CL016、10CL025、および10CL040 の場合のみ133 MHz DCLK fMAX をサポートします。
42 この仕様は、JTAG ピンの3.3 V、3.0 V、および2.5 V LVTTL / LVCMOS 動作について示されています。1.8 V LVTTL / LVCMOS および1.5 V LVCMOS の場合、出力時間の仕様は16 ns です。