インテル® Agilex™ SoC FPGAブート・ユーザーガイド

ID 683389
日付 11/10/2021
Public
ドキュメント目次

1.1. 用語集

表 1.   インテル® Agilex™ SoC FPGAブートの用語集
用語 定義
EMIF 外部メモリー・インターフェイス
*.pof プログラミング・オブジェクト・ファイル。SoCのFPGA部分をコンフィグレーションするためのデータが含まれ、さらにHPSの第1ステージのペイロードが含まれる場合があります。このファイルは通常、クアッド・シリアル・ペリフェラル・インターフェイス (Quad SPI) やコモン・フラッシュ・インターフェイス (CFI) フラッシュなどの外部フラッシュに格納されます。
FW ファームウェア。Secure Device Manager (SDM) の読み出し専用メモリーに格納されているソフトウェアを制御および監視します。
HPS Hard Processor System。デバイスのSoC部分であり、インテルAgilex SoC FPGA内のクアッドコア ARM* Cortex-A53プロセッサー、ハードIP、およびHPS I/Oで構成されています。
HPS EMIF I/Oセクション 生のバイナリーファイル (*.rbf) の一部。HPSで使用されるEMIF I/Oをコンフィグレーションします。
FPGA I/Oセクション *.rbf の一部。FPGAコアに割り当てられたI/Oをコンフィグレーションします。
Core *.rbf コアの生のバイナリーファイル。ロジック・アレイ・ブロック (LAB)、デジタル信号処理 (DSP)、およびエンベデッド・メモリーを含むFPGAコア・イメージ・ファイルです。コアイメージは、単一のリコンフィグレーション可能な領域、または静的領域とリコンフィグレーション可能な領域の両方で構成されています。
FSBL HPSの第1ステージ・ブートローダー
*.jic JTAGを介したプログラミングを可能にするJTAG Indirect Configurationファイル
OS オペレーティング・システム
*.rbf FPGAビットストリームを表す生のバイナリーファイル
*.rpd ASデバイス用の生のProgramming Dataファイル
*.sof プライマリーFPGAデザインのビットストリームを含むSRAMオブジェクト・ファイル。ファームウェアは *.sof の一部ではありません。
SSBL HPSの第2ステージ・ブートローダー
SDM Secure Device Manager。インテルAgilexデバイスでFPGAコンフィグレーションとハード・プロセッサー・システム (HPS) のセキュア・ブート・プロセスを管理する、三重冗長プロセッサーベースのブロックです。