インテル® Agilex™ SoC FPGAブート・ユーザーガイド

ID 683389
日付 11/10/2021
Public
ドキュメント目次

4.7.1.2. グラフィカル・インターフェイスを使用したコンフィグレーション・ファイルの作成

次の例では、GUIモードでProgramming File Generatorを使用して、FPGA先行モード用のAVSTコンフィグレーション・ファイルを作成します。

  1. qpfgw コマンドを実行して、GUIモードでProgramming File Generatorを起動します。
  2. Device FamilyにIntel Agilexを選択します。
  3. Configuration modeAVST x8 AVST x16 またはAVST x32を選択します。
  4. Output Filesタブで、
    1. 出力ファイルのNameを「design」に変更します。
    2. Raw Binary File (.rbf) オプションをチェックします – その他はグレー表示されます。
    インテル® Quartus® Prime Programming File Generatorウィンドウの表示は、次のとおりです。
    図 22.  インテル® Quartus® Prime Programming File Generator Pro Editionウィンドウ: Output Files
  5. Input Filesタブにクリックして切り替えます。Input Filesタブで、次の手順を実行します。
    1. Add Bitstreamボタンをクリックし、SOFファイルを参照して、Openをクリックします。
    2. 新しく追加した design.sof ファイルをクリックし、Propertiesをクリックします。HPS settings > Bootloaderセクションで、“..”参照ボタンをクリックし、HPS FSBL hexファイルの位置に移動して選択したら、Openをクリックします。
    インテル® Quartus® Prime Programming File Generatorウィンドウの表示は、次のとおりです。
    図 23.  インテル® Quartus® Prime Programming File Generator Pro Editionウィンドウ: Input Files
  6. Generateボタンをクリックします。ファイルが生成されると、確認メッセージが受信されます。
  7. 必要に応じて、File > SaveまたはFile > Save Asに移動して、コンフィグレーションを .pfg ファイルに保存します。「quartus_pfg -c <filename.pfg>」のようなツールのコマンドライン・バージョンを実行して同じオプションを適用することにより、出力を再度生成できます。