AN 888: インテル® Stratix® 10デバイス用のディナミック・リコンフィグレーションを使用したPHY Lite for Parallel Interfacesのリファレンス・デザイン
ID
683220
日付
9/11/2020
Public
1.1. 機能
1.2. ハードウェアおよびソフトウェア要件
1.3. デザイン・システム・アーキテクチャーの概要
1.4. ディナミック・キャリブレーションの概要
1.5. PHY Liteビットごとの概要
1.6. リファレンス・デザインのコンパイル
1.7. ハードウェア・テスト
1.8. AN 888: インテル® Stratix® 10デバイスのディナミック・キャリブレーションを使用したPHY Lite for Parallel Interfacesリファレンス・デザインのドキュメント改訂履歴
1.9. 付録A:HiLoループバック・カードのピン接続
1.10. 付録B:レーンとピンの情報の取得
1.11. 付録C:デコード・パラメーター・テーブル
1.7.1. 開発キットのセットアップ
リファレンス・デザインを実行する前の インテル® Stratix® 10 GX FPGA開発キットを設定する前に次の手順に従います。
- インテル® Stratix® 10 GX FPGA開発キットを設定して、デフォルトの位置に切り替わります。
- HiLoメモリー・インターフェイスにHiLoループバックカードを接続します。
- インテル®FPGAダウンロード・ケーブルを インテル® Stratix® 10GX FPGA開発キットとホストマシンに接続します。
図 13. インテル® Stratix® 10 GX FPGA開発キットボード
- Tools > Programmerをクリックして、<project directory> /phyllite_top.sofファイルを インテル® Stratix® 10 GX FPGA開発キットにプログラムします。