Intel Agilex® 7のクロッキングおよびPLLユーザーガイド: FシリーズおよびIシリーズ

ID 683761
日付 4/10/2023
Public
ドキュメント目次

3.8. ガイドライン: LVDS SERDES Intel FPGA IPの tx_outclk ポートを使用したfOUT_EXT ≥ 300MHzの5% のデューティー・サイクルの達成

fOUT_EXT ≥ 300MHzの5% のデューティー・サイクルを達成するには、LVDS SERDES Intel FPGA IPの tx_outclk ポートのみを使用します。LVDS SERDES Intel FPGA IPの設定の詳細については、次のガイドラインを参照してください。

  1. General Setting タブで、TX 機能モードに設定します。データレートには、希望する周波数の2倍の値を入力します。例えば、目的の周波数が500MHzの場合、データレートには1000を入力します。
  2. PLL settings タブで、目的の入力周波数を設定します。
  3. Transmitter Settingsタブでtx_outclockポートをイネーブルし、Tx_outclock分周係数には 2 を選択します。