このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Intel Agilex® 7 FPGA FシリーズおよびIシリーズのクロッキングおよびPLLの概要
2. FシリーズおよびIシリーズのクロッキングおよびPLLのアーキテクチャーと機能
3. FシリーズおよびIシリーズのクロッキングおよびPLLのデザインの考慮事項
4. Clock Control Intel FPGA IPコア
5. IOPLL Intel FPGA IPコア
6. IOPLL Reconfig Intel FPGA IPコア
7. Intel Agilex 7のクロッキングおよびPLLユーザーガイド: FシリーズおよびIシリーズのアーカイブ
8. Intel Agilex® 7クロッキングおよびPLLユーザーガイドの文書改訂履歴
2.2.6.1. 直接補償モード
直接モードの場合、PLLによってクロック・ネットワーク遅延が補償されることはありません。このモードでは、その他のジッター性能が、補償モードと比較して優れています。これは、位相周波数検知器 (PFD) へのクロック・フィードバックが通過する回路が少ないためです。PLLの内部クロック出力と外部クロック出力は両方とも、PLLクロック入力に対して位相シフトされます。
図 11. ダイレクトモードでのPLLクロック間の位相関係の例