このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Intel Agilex® 7 FPGA FシリーズおよびIシリーズのクロッキングおよびPLLの概要
2. FシリーズおよびIシリーズのクロッキングおよびPLLのアーキテクチャーと機能
3. FシリーズおよびIシリーズのクロッキングおよびPLLのデザインの考慮事項
4. Clock Control Intel FPGA IPコア
5. IOPLL Intel FPGA IPコア
6. IOPLL Reconfig Intel FPGA IPコア
7. Intel Agilex 7のクロッキングおよびPLLユーザーガイド: FシリーズおよびIシリーズのアーカイブ
8. Intel Agilex® 7クロッキングおよびPLLユーザーガイドの文書改訂履歴
2.1.1.2. クロックセクター
各クロックセクターにある専用セクタークロック (SCLK) ネットワーク、およびロウ・クロック・ネットワークへのアクセスには、プログラマブル・クロック・ルーティングを使用します。クロックセクターの両側には、チャネルが1つずつあります。各チャネルには、単方向ワイヤーが64本含まれており、双方向ペアになっています。各ペアで一度に使用できるワイヤーは1本だけです。各コーナーには、プログラマブル・クロック・スイッチ・ マルチプレクサのセットがあります。それを使用して、クロックワイヤー間の配線を行います。
垂直クロックワイヤー上の信号は、クロック・タップ・マルチプレクサを介して、その右側または左側のセクターに入ることができます。クロック・タップ・マルチプレクサによってセクタークロックを駆動し、それによって信号がクロックセクターの各ロウに分配されます。各ロウには、6つのロウ・クロック・リソースがあります。それにより、セクター内のすべてのコア機能ブロック、PLL、およびI/Oインターフェイスと、隣接するトランシーバーへのルーティングが行われます。
図 3. クロックセクター内の専用クロックリソース