MAX 10 FPGA開発キット・ユーザー・ガイド

ID 683460
日付 11/06/2015
Public
ドキュメント目次

4.8.4. HSMC

高速メザニン・カード(HSMC)インタフェースは、Samtec の0.5 mmピッチに基づくQTH/QSHファミリの表面実装コネクタです。これは、フルSPI 4.2インタフェース(17 LVDSチャネル)、入力と出力のクロック3個、ならびにSMBusとJTAGをサポートするようにデザインされています。

MAX 10はトランシーバ・チャネルを有さないので、HSMCクロック・データ・リカバリ・チャネルは未接続のまま残されています。

HSMCインタフェースは、2.5 V LVCMOSとして使用可能なプログラマブル双方向I/Oピンを備えており、これは3.3 V LVTTLと互換しています。これらのI/Oピンは、最大17の全二重チャネルを用いるLVDS、mini-LVDS、RSDSとその他を含むさまざまな差動I/O規格として使用できます

High Speed Mezzanine Card (HSMC) Specificationマニュアルにあるように、LVDSとシングル・エンドI/O規格は、汎用シングル・エンドのピン配置、または汎用差動式のピン配置どちらかに準じて組み合わされた際にのみ機能が保証されます。

信号方式規格、シグナル・インテグリティ、適合するコネクタ、機械的情報などのHSMC仕様について詳しくは、High Speed Mezzanine Card (HSMC) Specificationマニュアルを参照してください。

表 21.  HSMCの回路図の信号名
ボード・リファレンス(J2) 回路図の信号名 MAX 10 / MAX IIピン番号 I/O規格 概要
33 HSMC_SDA AA19 2.5V CMOS入出力 管理シリアル・データ・ライン
34 HSMC_SCL Y18 2.5V CMOS出力 管理シリアル・クロック・ライン
35 HSMC_JTAG_TCK A9 (MAX II) チェインの一部 JTAGクロック
36 HSMC_JTAG_TMS A8 (MAX II) チェインの一部 JTAGモード選択
37 HSMC_JTAG_TDO A7 (MAX II) チェインの一部 JTAGデータ・アウト
38 HSMC_JTAG_TDI A6 (MAX II) チェインの一部 JTAGデータ・イン
39 HSMC_CLK_OUT0 AA13 2.5V CMOSクロック出力 クロック出力0
40 HSMC_CLK_IN0 N4 2.5V CMOSクロック入力 クロック入力0
41 HSMC_D0 Y7 2.5 V CMOS入出力 データ・バス
42 HSMC_D1 Y8 2.5 V CMOS入出力 データ・バス
43 HSMC_D2 AB2 2.5 V CMOS入出力 データ・バス
44 HSMC_D3 AB3 2.5 V CMOS入出力 データ・バス
47 HSMC_TX_D_P0 W3 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
48 HSMC_RX_D_P01 V5 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
49 HSMC_TX_D_N0 W4 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
50 HSMC_RX_D_N01 V4 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
53 HSMC_TX_D_P1 U7 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
54 HSMC_RX_D_P11 Y2 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
55 HSMC_TX_D_N1 U6 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
56 HSMC_RX_D_N11 Y1 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
59 HSMC_TX_D_P2 W6 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
60 HSMC_RX_D_P21 AA20 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
61 HSMC_TX_D_N2 W5 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
62 HSMC_RX_D_N21 AA1 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
65 HSMC_TX_D_P3 W8 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
66 HSMC_RX_D_P31 AB8 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
67 HSMC_TX_D_N3 W7 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
68 HSMC_RX_D_N31 AA8 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
71 HSMC_TX_D_P4 AA10 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
72 HSMC_RX_D_P41 AB9 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
73 HSMC_TX_D_N4 Y10 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
74 HSMC_RX_D_N41 AA9 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
77 HSMC_TX_D_P5 AA7 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
78 HSMC_RX_D_P51 AB7 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
79 HSMC_TX_D_N5 AA6 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
80 HSMC_RX_D_N51 AB6 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
83 HSMC_TX_D_P6 P10 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
84 HSMC_RX_D_P61 Y4 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
85 HSMC_TX_D_N6 R10 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
86 HSMC_RX_D_N61 Y3 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
89 HSMC_TX_D_P7 W10 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
90 HSMC_RX_D_P71 AB5 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
91 HSMC_TX_D_N7 W9 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
92 HSMC_RX_D_N71 AA5 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
95 HSMC_CLK_OUT_P1 P13 2.5 V CMOS入出力またはLVDSクロック出力 クロック出力1
96 HSMC_CLK_IN_P1 AA20 2.5 V CMOS入出力またはLVDSクロッ入力 クロック入力1
97 HSMC_CLK_OUT_N1 R13 2.5 V CMOS入出力またはLVDSクロック出力 クロック出力1
98 HSMC_CLK_IN_N1 AB21 2.5 V CMOS入出力またはLVDSクロッ入力 クロック入力1
101 HSMC_TX_D_P8 W14 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
102 HSMC_RX_D_P81 W13 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
103 HSMC_TX_D_N8 V13 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
104 HSMC_RX_D_N81 W12 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
107 HSMC_TX_D_P9 Y14 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
108 HSMC_RX_D_P91 AB15 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
109 HSMC_TX_D_N9 Y13 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
110 HSMC_RX_D_N91 AA14 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
113 HSMC_TX_D_P10 V16 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
114 HSMC_RX_D_P101 Y16 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
115 HSMC_TX_D_N10 U15 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
116 HSMC_RX_D_N101 AA15 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
119 HSMC_TX_D_P11 W16 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
120 HSMC_RX_D_P111 AA16 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
121 HSMC_TX_D_N11 V15 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
122 HSMC_RX_D_N111 AB16 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
125 HSMC_TX_D_P12 V17 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
126 HSMC_RX_D_P121 AB18 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
127 HSMC_TX_D_N12 W17 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
128 HSMC_RX_D_N121 AB17 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
131 HSMC_TX_D_P13 V12 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
132 HSMC_RX_D_P131 Y11 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
133 HSMC_TX_D_N13 V11 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
134 HSMC_RX_D_N131 W11 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
137 HSMC_TX_D_P14 P12 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
138 HSMC_RX_D_P141 AB11 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
139 HSMC_TX_D_N14 R12 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
140 HSMC_RX_D_N141 AB10 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
143 HSMC_TX_D_P15 AA12 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
144 HSMC_RX_D_P151 AB13 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
145 HSMC_TX_D_N15 AA11 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
146 HSMC_RX_D_N151 AB12 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
149 HSMC_TX_D_P16 Y17 2.5 V CMOS入出力またはLVDS TXチャネルp データ・バス
150 HSMC_RX_D_P161 AB20 2.5 V CMOS入出力またはLVDS RXチャネルp データ・バス
151 HSMC_TX_D_N16 AA17 2.5 V CMOS入出力またはLVDS TXチャネルn データ・バス
152 HSMC_RX_D_N161 AB19 2.5 V CMOS入出力またはLVDS RXチャネルn データ・バス
155 HSMC_CLK_OUT_P2 W15 2.5 V CMOS入出力またはLVDSクロック出力 クロック出力2
156 HSMC_CLK_IN_P2 V10 2.5 V CMOS入出力またはLVDSクロッ入力 クロック入力2
157 HSMC_CLK_OUT_N2 V14 2.5 V CMOS入出力またはLVDSクロック出力 クロック出力2
158 HSMC_CLK_IN_N2 V9 2.5 V CMOS入出力またはLVDSクロッ入力 クロック入力2
160 HSMC_PRSNTn AB14 2.5V 存在検知
1 MAX 10は、LVDS RX向けの内部終端を有しません。HSMCでLVDS RXをサポートするには、100オームの抵抗を装着します。