MAX 10 FPGA開発キット・ユーザー・ガイド

ID 683460
日付 11/06/2015
Public
ドキュメント目次

4.8.2. デジタル-アナログ・コンバータ

MAX 10 FPGAには、SMA出力付き16ビットのデジタル-アナログ・コンバータ(DAC)デバイス1個が搭載されています。

MAX 10 FPGAは、サンプル・レート1 MSPSの12ビット逐次比較レジスタ(SAR)ADC 2個を有します。ポテンショメータ1個がADC1_CH6に接続されており、これはユーザー制御のDCとして機能し、また、これは2.5 Vに接続されています。ADCの性能評価を確かなものにするために、MAX 10開発キットは個別のアナログ電源を有し、アナログ・グランドを分割しています。外部16ビット信号チャネルDACがバンク7に接続されており、クローズド・ループ評価を可能にします。DACは最高30 MHzのクロック・レートで動作する3線式シリアル・インタフェースを使用します。これは標準シリアル・ペリフェラル・インタフェース(SPI)、QSPI、Microwire、デジタル信号処理(DSP)インタフェースと互換します。

表 19.  デジタル-アナログ・コンバータの信号
ボード・リファレンス (U33) 信号名 MAX 10 FPGA ピン番号 I/O規格 概要
U33.5 DAC_SYNC U1.B10 3.3 V レベル・トリガ・コントロール入力(アクティブLow)。入力データ向けフレーム同期信号
U33.6 DAC_SCLK A7 3.3 V シリアル・クロック入力
U33.7 DAC_DIN A8 3.3 V シリアル・データ入力