4.9.2. DDR3リビジョンCボード
注: ボードのリビジョンは、ボードの裏面の下側にあるシリアル番号から確認できます。
MAX 10 FPGAは、x16 DDR3 300 MHzインタフェースの最高速度でのサポートを、1 Gbit x16の使用によって提供します。さらに、MAX 10は誤り訂正コード(ECC)機能をサポートしています。
ボード・リファレンス(U5 - U6) | 回路図の 信号名 | MAX 10 FPGAピン番号 | I/O規格 | 概要 |
---|---|---|---|---|
U5.N3 - U6.K3 | DDR3_A0 | V20 | 1.5V SSTL | アドレス・バス |
U5.P7 - U6.L7 | DDR3_A1 | D19 | 1.5V SSTL | アドレス・バス |
U5.P3 - U6.L3 | DDR3_A2 | A21 | 1.5V SSTL | アドレス・バス |
U5.N2 - U6.K2 | DDR3_A3 | U20 | 1.5V SSTL | アドレス・バス |
U5.P8 - U6.L8 | DDR3_A4 | C20 | 1.5V SSTL | アドレス・バス |
U5.P2 - U6.L2 | DDR3_A5 | F19 | 1.5V SSTL | アドレス・バス |
U5.R8 - U6.M8 | DDR3_A6 | E21 | 1.5V SSTL | アドレス・バス |
U5.R2 - U6.M2 | DDR3_A7 | B20 | 1.5V SSTL | アドレス・バス |
U5.T8 - U6.N8 | DDR3_A8 | D22 | 1.5V SSTL | アドレス・バス |
U5.R3 - U6.M3 | DDR3_A9 | E22 | 1.5V SSTL | アドレス・バス |
U5.L7 - U6.H7 | DDR3_A10 | Y20 | 1.5V SSTL | アドレス・バス |
U5.R7 - U6.M7 | DDR3_A11 | E20 | 1.5V SSTL | アドレス・バス |
U5.N7 - U6.K7 | DDR3_A12 | J14 | 1.5V SSTL | アドレス・バス |
U5.T3 - U6.N3 | DDR3_A13 | C22 | 1.5V SSTL | アドレス・バス |
U5.M2 - U6.J2 | DDR3_BA0 | V22 | 1.5V SSTL | バンク・アドレス・バス |
U5.N8 - U6.K8 | DDR3_BA1 | N18 | 1.5V SSTL | バンク・アドレス・バス |
U5.M3 - U6.J3 | DDR3_BA2 | W22 | 1.5V SSTL | バンク・アドレス・バス |
U5.K3 - U6.G3 | DDR3_CASn | U19 | 1.5V SSTL | ロウ・アドレス・バス |
U5.K9 - U6.G9 | DDR3_CKE | W20 | 1.5V SSTL | クロック・イネーブル |
U5.J7 - U6.F7 | DDR3_CLK_P | D18 | 差動1.5V SSTL | 差動出力クロック |
U5.K7 - U6.G7 | DDR3_CLK_N | E18 | 差動1.5V SSTL | 差動出力クロック |
U5.L2 - U6.H2 | DDR3_CSn | Y22 | 1.5V SSTL | チップ選択 |
U5.E7 | DDR3_DM0 | J15 | 1.5V SSTL | 書き込みマスク・バイト・レーン0 |
U5.D3 | DDR3_DM1 | N19 | 1.5V SSTL | 書き込みマスク・バイト・レーン1 |
U6.B7 | DDR3_DM2 | T18 | 1.5V SSTL | 書き込みマスク・バイト・レーン2 |
U5.E3 | DDR3_DQ0 | J18 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.F7 | DDR3_DQ1 | K20 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.F2 | DDR3_DQ2 | H18 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.F8 | DDR3_DQ3 | K18 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.H3 | DDR3_DQ4 | H19 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.H8 | DDR3_DQ5 | J20 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.G2 | DDR3_DQ6 | H20 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.H7 | DDR3_DQ7 | K19 | 1.5V SSTL | データ・バス・バイト・レーン0 |
U5.D7 | DDR3_DQ8 | L20 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U5.C3 | DDR3_DQ9 | M18 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U5.C8 | DDR3_DQ10 | M20 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U5.C2 | DDR3_DQ11 | M14 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U5.A7 | DDR3_DQ12 | L18 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U5.A2 | DDR3_DQ13 | M15 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U5.B8 | DDR3_DQ14 | L19 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U5.A3 | DDR3_DQ15 | N20 | 1.5V SSTL | データ・バス・バイト・レーン1 |
U6.B3 | DDR3_DQ16 | R14 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U6.C7 | DDR3_DQ17 | P19 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U6.C2 | DDR3_DQ18 | P14 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U6.C8 | DDR3_DQ19 | R20 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U6.E3 | DDR3_DQ20 | R15 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U6.E8 | DDR3_DQ21 | T19 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U6.D2 | DDR3_DQ22 | P15 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U6.E7 | DDR3_DQ23 | P20 | 1.5V SSTL | データ・バス・バイト・レーン2 |
U5.F3 | DDR3_DQS_P0 | K14 | 差動1.5V SSTL | データ・ストローブPバイト・レーン0 |
U5.G3 | DDR3_DQS_N0 | K15 | 差動1.5V SSTL | データ・ストローブNバイト・レーン0 |
U5.C7 | DDR3_DQS_P1 | L14 | 差動1.5V SSTL | データ・ストローブPバイト・レーン1 |
U5.B7 | DDR3_DQS_N1 | L15 | 差動1.5V SSTL | データ・ストローブNバイト・レーン1 |
U6.C3 | DDR3_DQS_P2 | R18 | 差動1.5V SSTL | データ・ストローブPバイト・レーン2 |
U6.D3 | DDR3_DQS_N2 | P18 | 差動1.5V SSTL | データ・ストローブNバイト・レーン2 |
U5.K1 - U6.G1 | DDR3_ODT | W19 | 1.5V SSTL | On Die Terminationイネーブル |
U5.J3 - U6.F3 | DDR3_RASn | V18 | 1.5V SSTL | ロウ・アドレス選択 |
U5.T2 - U6.N2 | DDR3_RESETn | B22 | 1.5V SSTL | リセット |
U5.L3 - U6.H3 | DDR3_WEn | Y21 | 1.5V SSTL | 書き込みイネーブル |
U5.L8 | DDR3_ZQ1 | — | 1.5V SSTL | ZQインピーダンス・キャリブレーション |
U6.H8 | DDR3_ZQ2 | — | 1.5V SSTL | ZQインピーダンス・キャリブレーション |