AN 692: インテル® Cyclone® 10 GX、 インテル® Arria® 10、および インテル® Stratix® 10デバイスの電源シーケンスについての考慮事項

ID 683725
日付 4/13/2018
Public
ドキュメント目次

5.1. 電源が投入されていないFPGAのLVDS I/Oピンのガイドライン

インテル® Cyclone® 10 GX インテル® Arria® 10、および インテル® Stratix® 10デバイスのLVDS I/Oピンは、「ホットソケット」をサポートしていません。そのため、これらの LVDS I/Oピンはピンあたり最大10 mA、またI/Oバンクあたり合計100 mAが許容可能です。電圧レベルは1.89 Vを超えてはなりません。

必要に応じて直列抵抗を使用して電流を制限することができます。想定されるワーストケース・シナリオでのVCCNは、~0Vです。ダイオードD2が1.8 Vでバイアスされている場合、VCCNへのインピーダンスは非常に低くなります (下図を参照)。

図 13. LVDS I/Oバンクバッファーのストラクチャー