AN 692: インテル® Cyclone® 10 GX、 インテル® Arria® 10、および インテル® Stratix® 10デバイスの電源シーケンスについての考慮事項

ID 683725
日付 4/13/2018
Public
ドキュメント目次

3.2. 低コストのディスクリート・シーケンサー・デザイン

ディスクリート・シーケンサー・デザインは、単純な抵抗-コンデンサー (RC) 間のネットワークの充電および放電電圧とプリセットされた基準電圧レベルを使用する低コストのオプションです。

RCランプアップ/ランプダウン電圧は、電圧レギュレーターを制御するための一連のシーケンスされたパワーイネーブル出力を生成するために、プリセットされた基準電圧レベルと比較されます。

電源投入イベントはコンデンサーの充電をトリガーします。コンデンサー電圧がプリセットされた各基準電圧レベルを上回ると、パワーイネーブル出力が順次オンになります。同様に、電源切断イベントの場合、コンデンサーの放電によりパワーイネーブル出力が逆の順序でオフになります。

図 8. 電源投入/電源切断シーケンサー