Fタイル・ダイナミック・リコンフィグレーションのデザイン例ユーザーガイド

ID 710582
日付 4/03/2023
Public
ドキュメント目次

1.2.1. CPRI Multirateデザイン例パラメーター

図 3. CPRI MultirateのExample Designタブ
表 2.  CPRI Multirateデザイン例パラメーター
パラメーター 説明
Select Protocol/mode CPRI ダイナミック・リコンフィグレーション用のIPプロトコルを選択します。
Select Base Variant 24G CPRI RS-FEC ダイナミック・リコンフィグレーションのベースバリアントのコンフィグレーションを選択します。
Example Design Files Simulation

Synthesis

Simulationオプションは、テストベンチとコンパイル専用プロジェクトを生成します。Synthesisオプションは、ハードウェア・デザイン例を生成します。
Generated File Format Verilog

VHDL

HDLファイル形式を選択します。 VHDLを選択した場合は、混合言語シミュレーターを使用してテストベンチをシミュレートする必要があります。
Target Development Kit None

Intel® Agilex™ 7 I-Series Transceiver-SoC Development Kit

ハードウェア・デザイン例のターゲットデバイスを指定します。このオプションは、Synthesisオプションを選択した場合にのみ使用できます。