AN 927: インテル® Stratix® 10のEタイルデバイスにおけるJESD204C Intel® FPGA IPとADI AD9081 MxFE* ADCの相互運用性レポート

ID 683652
日付 9/28/2020
Public

1.4. JESD204C Intel FPGA IPとADCのコンフィグレーション

このハードウェア・チェックアウトのJESD204C Intel FPGA IPのパラメーター (L、M、およびF) は、AD9081デバイスでネイティブにサポートされます。トランシーバーのデータレート、サンプリング・クロック、およびJESD204Cの他のパラメーターは、AD9081の動作条件に準拠しています。

ハードウェア・チェックアウト・テストでは、JESD204C Intel FPGA IPを次のパラメーター・コンフィグレーションで実装します。

すべてのコンフィグレーションのグローバル設定
  • CF = 0
  • CS = 0
  • サブクラス = 1
  • SH_CONFIG = CRC-12
  • FPGA Management Clock (MHz) = 100
注: その他のコンフィグレーションはデフォルト値で保持されます。
表 5.  パラメーターのコンフィグレーション
LMF N NP S HD E ADCサンプリング・クロック (MHz) FPGAデバイスクロック (MHz) 7 FPGAリンククロック (MHz) 8 FPGAフレームクロック (MHz)8 レーンレート (Gbps) デシメーション係数 データパターン
841 16 16 1 1 1 3000.00 375.00 187.50 375.00 24.75000 1 PRBS15 ランプ
8.16.4 16 16 1 0 1 2480.00 310.00 155.00 155.00 20.46000 4 PRBS15 ランプ
886 12 12 4 0 3 2949.12 184.32 92.16 368.64 12.16512 3 PRBS15 ランプ
821 16 16 2 1 1 2949.12 184.32 92.16 368.64 12.16512 1 PRBS15 ランプ
882 16 16 1 0 1 2949.12 245.76 122.88 122.88 16.22016 3 PRBS15 ランプ
442 16 16 1 0 1 3360.00 280.00 140.00 140.00 18.48000 3 PRBS15 ランプ
484 16 16 1 0 1 2949.12 184.32 92.16 92.16 12.16512 8 PRBS15 ランプ
823 12 12 8 0 3 2949.12 276.48 69.12 276.48 9.12384 1 PRBS15 ランプ
882 16 16 1 0 1 2949.12 245.76 61.44 61.44 8.11008 6 PRBS15 ランプ
821 16 16 2 1 1 3072.00 192.00 96.00 384.00 12.67200 1 PRBS15 ランプ
6.12.4 16 16 1 0 1 2760.00 345.00 172.50 172.50 22.77000 4 PRBS15 ランプ
364 16 16 1 0 1 2700.00 225.00 112.50 112.50 14.85000 6 PRBS15 ランプ
288 16 16 1 0 1 2880.00 180.00 90.00 90.00 11.88000 16 PRBS15 ランプ
7 Eタイル・トランシーバーのデバイスクロック周波数は、JESD204C Intel FPGA IPのコアPLLと同じです。
8 フレームクロックとリンククロックは、内部コアのPLLを使用してデバイスクロックから取得します。