インテル® Agilex™ デバイス・データシート

ID 683301
日付 6/02/2021
Public
ドキュメント目次

HPS PLLの仕様

表 76.   インテル® Agilex™デバイスのHPS PLL入力要件

メインHPS PLLは、HPS_OSC_CLK ピンからクロック信号を受信します。このピンの割り当ての詳細については、 インテル® Agilex™デバイスファミリー・ピン接続ガイドラインを参照してください。

仕様ステータスについては、データシートのステータスの表を参照してください。

説明 最小値 標準値 最大値 単位
クロック入力範囲 25 125 MHz
クロック入力精度 50 ppm
クロック入力デューティー・サイクル 45 50 55 %
表 77.   インテル® Agilex™デバイスのHPS PLLの性能仕様ステータスについては、データシートのステータスの表を参照してください。
説明 最小値 最大値 単位
メインPLL VCO出力 3,000 MHz
ペリフェラルPLL VCO出力 3,000 MHz
h2f_user0_clk86 500 MHz
h2f_user1_clk86 500 MHz
86 HPS PLLは、このクロックをFPGAファブリックに提供します。