インテル® Agilex™ デバイス・データシート

ID 683301
日付 6/02/2021
Public
ドキュメント目次

HPS JTAGのタイミング特性

表 92.   インテル® Agilex™デバイスのHPS JTAGのタイミング要件仕様ステータスについては、データシートのステータスの表を参照してください。
シンボル 説明 最小値 標準値 最大値 単位
tJCP TCKクロック周期 41.66 ns
tJCH TCKクロックのHigh時間 20 ns
tJCL TCKクロックのLow時間 20 ns
tJPSU (TDI) TDI JTAGポートのセットアップ時間 5 ns
tJPSU (TMS) TMS JTAGポートのセットアップ時間 5 ns
tJPH JTAGポートのホールド時間 0.5 ns
tJPCO 出力までのJTAGポートクロック 0 8 ns
tJPZX 有効な出力までのJTAGポートのハイ・インピーダンス 10 ns
tJPXZ ハイ・インピーダンスまでのJTAGポートの有効な出力 10 ns
図 24. HPS JTAGのタイミング図