インテル® Agilex™ デバイス・データシート

ID 683301
日付 6/02/2021
Public
ドキュメント目次

差動SSTL、HSTL、および差動HSUL I/O規格の仕様

表 26.   インテル® Agilex™デバイスの差動SSTL、HSTL、およびHSUL I/O規格信号の仕様 (GPIOバンクの場合)仕様ステータスについては、データシートのステータスの表を参照してください。
I/O規格 VCCIO_PIO (V) VILdiff(DC) (V) VIHdiff(DC) (V) VILdiff(AC) (V) VIHdiff(AC) (V) VIX(AC) (V) VOX(AC) (V)
最小値 標準値 最大値 最大値 最小値 最大値 最小値 最小値 標準値 最大値 最小値 標準値 最大値
SSTL-12 1.14 1.2 1.26 -0.15 0.15 -0.2 0.2 0.5 × VCCIO_PIO – 0.12 0.5 × VCCIO_PIO 0.5 × VCCIO_PIO + 0.12 0.5 × VCCIO_PIO – 0.12 0.5 × VCCIO_PIO 0.5 × VCCIO_PIO + 0.12
HSTL-12 1.14 1.2 1.26 -0.16 0.16 -0.3 0.3 0.5 × VCCIO_PIO – 0.12 0.5 × VCCIO_PIO 0.5 × VCCIO_PIO + 0.12 0.5 × VCCIO_PIO – 0.12 0.5 × VCCIO_PIO 0.5 × VCCIO_PIO + 0.12
HSUL–12 1.14 1.2 1.26 -0.2 0.2 -0.27 0.27 0.5 × VCCIO_PIO – 0.12 0.5 × VCCIO_PIO 0.5 × VCCIO_PIO + 0.12 0.5 × VCCIO_PIO – 0.12 0.5 × VCCIO_PIO 0.5 × VCCIO_PIO + 0.12