インテルのみ表示可能 — GUID: oaa1558004382973
Ixiasoft
3.2.1. LEMCカウンター
JESD204C IPは、0から (E*32)–1までカウントし、再びラップアラウンドするLEMCカウンターを維持します。
Subclass 0システムでは、SYSREF の検出を待たずに、リンクリセット信号のデアサートでLEMCカウンターが開始されます。
Subclass 1の確定的遅延システムでは、すべてのトランスミッターとレシーバーが共通の SYSREF を受信し、LEMCカウンターが2リンク・クロック・サイクル以内にリセットされます。SYSREF は、グループ化され、一緒に同期する必要があるコンバーター・デバイスに対して同じである必要があります。
最大 SYSREF 周波数 = データレート/(66x32xE) です。
グループ | コンフィグレーション | SYSREF周波数 |
---|---|---|
ADC Group 1 (2 ADC) |
|
(6,000 MHz/(66x32x2) = 1.42 MHz |
ADC Group 2 (2 ADC) |
|
(6,000 MHz/(66x32x1) = 2.84 MHz |
DAC Group 3 (2 DAC) |
|
(3,000 MHz/(66x32x1) = 1.42 MHz |
注: 1.42 MHzが一般的な最大 SYSREF 周波数です。周波数を0.71 MHzに下げても、デザインは引き続き機能します。