インテルのみ表示可能 — GUID: nfa1433334851905
Ixiasoft
1.1.2. 外部VCXOを備えたトリプルレートSDI IIリファレンス・デザインの実行
ボードがセットアップされ、FPGAがコンフィグレーションされたら、デモンストレーション・テストの実行を開始できます。以降のトピックでは、実行できるテストについて説明します。
SW2 | 説明 |
---|---|
8 |
|
7 |
|
6 |
|
5 | 未使用 |
4:1 |
|
ユーザーLED | 説明 |
---|---|
D3 | チャネル0のトランスミッター・クロック・アウトのハートビートです。 |
D4 | チャネル0のレシーバー・リカバリー・クロック・アウトのハートビートです。 |
D5 | チャネル0のフレームがロックされています。 |
D6 | チャネル0のTRSがロックされています。 |
D7、D8 | チャネル0のRX信号規格:
|
D9、D10 | チャネル1の内部パターン・ジェネレーター信号規格:
|
注: デザインのコンパイルとコンフィグレーションは、テストを実行する前に行う必要があります。デザインのコンパイルとコンフィグレーションの詳細に関しては、デザインのコンパイルとFPGAのコンフィグレーション を参照してください。
リセット
リファレンス・デザインをリセットする場合は、開発ボードのS4プッシュボタンを押します。