AN 746: インテル® Arria® 10デバイス向けSDI IIトリプルレート・リファレンス・デザイン

ID 683012
日付 12/31/2019
Public
ドキュメント目次

1.1.2. 外部VCXOを備えたトリプルレートSDI IIリファレンス・デザインの実行

ボードがセットアップされ、FPGAがコンフィグレーションされたら、デモンストレーション・テストの実行を開始できます。以降のトピックでは、実行できるテストについて説明します。

表 3.  DIPスイッチSW2 DIPスイッチを使用して、テストの入力および出力タイプを指定します。ロジック0は、スイッチがONであることを表し、ロジック1は、スイッチがOFFであることを表します。
SW2 説明
8
  • 0: 75% カラーバー
  • 1: 100% カラーバー
7
  • 0: カラーバーを出力
  • 1: 病理学的パターンを出力
6
  • 0: カラーを出力
  • 1: カラーを出力しない
5 未使用
4:1
  • 0000: SD – 525i59.94
  • 0001: SD – 625i50
  • 0010: HD – 1080i60
  • 0011: HD – 1080i50
  • 0100: HD – 1080p24
  • 0101: HD – 720p60
  • 0110: HD – 720p30
  • 0111: HD – 1080p30
  • 1000: HD – 1080p25
  • 1001: 3Ga – 1080p60
  • 1010: 3Ga – 1080p50
  • 1011: 3Gb – 2x1080i60
  • 1100: 3Gb – 2x720p30
  • 1101: 3Gb – 2x1080p30
  • 1110: 3Gb – 1080p60
  • 1111: 3Gb – 1080p50

表 4.  ユーザーLEDユーザーLEDによって、予想される結果が示されます。ロジック1は、LEDが点灯することを表し、ロジック0は、LEDが点灯しないことを表します。
ユーザーLED 説明
D3 チャネル0のトランスミッター・クロック・アウトのハートビートです。
D4 チャネル0のレシーバー・リカバリー・クロック・アウトのハートビートです。
D5 チャネル0のフレームがロックされています。
D6 チャネル0のTRSがロックされています。
D7、D8 チャネル0のRX信号規格:
  • SD: [D7, D8]=00
  • HD: [D7, D8]=01
  • 3Ga: [D7, D8]=11
  • 3Gb: [D7, D8]=10
D9、D10 チャネル1の内部パターン・ジェネレーター信号規格:
  • SD: [D9, D10]=00
  • HD: [D9, D10]=01
  • 3Ga: [D9, D10]=11
  • 3Gb: [D9, D10]=10
注: デザインのコンパイルとコンフィグレーションは、テストを実行する前に行う必要があります。デザインのコンパイルとコンフィグレーションの詳細に関しては、デザインのコンパイルとFPGAのコンフィグレーション を参照してください。

リセット

リファレンス・デザインをリセットする場合は、開発ボードのS4プッシュボタンを押します。