AN 746: インテル® Arria® 10デバイス向けSDI IIトリプルレート・リファレンス・デザイン

ID 683012
日付 12/31/2019
Public
ドキュメント目次

1.2.2. SDI II VCXO除去リファレンス・デザインの実行

ボードがセットアップされ、FPGAがコンフィグレーションされたら、デモンストレーション・テストの実行を開始できます。以降のトピックでは、実行できるテストについて説明します。

表 7.  ユーザーLEDユーザーLEDによって、予想される結果が示されます。ロジック1は、LEDが点灯することを表し、ロジック0は、LEDが点灯しないことを表します。
ユーザーLED 説明
D3 チャネル0のトランスミッター・クロック・アウトのハートビートです。
D4 チャネル0のレシーバーリカバリー・クロック・アウトのハートビートです。
D5 チャネル0のフレームがロックされています。
D6 チャネル0のTRSがロックされています。
D7 チャネル0のアライメントがロックされています。
D8、D9、D10 チャネル0のRX信号規格:
  • SD: [D8, D9, D10]=000
  • HD: [D8, D9, D10]=001
  • 3Ga: [D8, D9, D10]=011
  • 3Gb: [D8, D9, D10]=010
注: デザインのコンパイルとコンフィグレーションは、テストを実行する前に行う必要があります。デザインのコンパイルとコンフィグレーションの詳細に関しては、デザインのコンパイルとFPGAのコンフィグレーション を参照してください。

リセット

リファレンス・デザインをリセットする場合は、開発ボードのS4プッシュボタンを押します。